智猩猩,由智東西公(gong)開課升級而來,定位硬科技講解與服務平臺,提供講座、線(xian)上(shang)閉門會、公(gong)開課、在線(xian)研討(tao)會、峰會等線(xian)上(shang)線(xian)下產品。

「Chiplet技(ji)術(shu)公開課」由(you)智猩猩算力(li)芯(xin)(xin)片(pian)教研組策劃(hua)推(tui)出(chu),目前(qian)已完結7講。中科院計(ji)算所互連技(ji)術(shu)實(shi)驗室主(zhu)任郝沁(qin)汾、奎芯(xin)(xin)科技(ji)副總(zong)(zong)裁(cai)(cai)王曉陽(yang)、芯(xin)(xin)動科技(ji)技(ji)術(shu)總(zong)(zong)監高專、芯(xin)(xin)礪智能產品市(shi)場(chang)副總(zong)(zong)裁(cai)(cai)屠英浩、奇(qi)普樂CEO許榮峰、芯(xin)(xin)瑞微先進(jin)封裝(zhuang)設(she)計(ji)總(zong)(zong)工(gong)馮毅(yi)、青芯(xin)(xin)半(ban)導體科技(ji)聯合(he)創始人&ASIC副總(zong)(zong)裁(cai)(cai)唐(tang)佳(jia)廉7位技(ji)術(shu)決策者,分別以(yi)《中國(guo)原(yuan)生(sheng)Chiplet技(ji)術(shu)標(biao)(biao)準(zhun)發展(zhan)之路》、《面向UCIe標(biao)(biao)準(zhun)的(de)(de)(de)Chiplet接口IP設(she)計(ji)》、《跨(kua)工(gong)藝、跨(kua)封裝(zhuang)的(de)(de)(de)Chiplet多(duo)芯(xin)(xin)粒互連挑戰與實(shi)現》、《Chiplet在汽車(che)大(da)算力(li)芯(xin)(xin)片(pian)設(she)計(ji)中的(de)(de)(de)優(you)勢與前(qian)景》、《Chiplet理念(nian)下的(de)(de)(de)芯(xin)(xin)片(pian)設(she)計(ji)新生(sheng)態探索》、《Chiplet設(she)計(ji)中多(duo)物理場(chang)仿真(zhen)的(de)(de)(de)挑戰》、《基(ji)于3D Chiplet技(ji)術(shu)的(de)(de)(de)芯(xin)(xin)片(pian)物理架構(gou)》為主(zhu)題進(jin)行了(le)直播講解,累計(ji)收看人次23000+。

2024年1月1日,芯粒間互聯通信協議(Chiplet Interconnect Protocol,簡稱CIP)正式實施。CIP由中(zhong)國(guo)電科58所(suo)、電子(zi)(zi)科技大學、中(zhong)國(guo)電子(zi)(zi)科技集團公(gong)司智能科技研究院(yuan)、浙(zhe)江大學、微銳超算等單位(wei)起草,并已(yi)獲批中(zhong)國(guo)電子(zi)(zi)學會(hui)團體標準。

CIP是一種(zhong)強調芯(xin)粒間(jian)數據交互與(yu)通信過程的(de)協(xie)議(yi)規(gui)范,它規(gui)定了(le)芯(xin)粒間(jian)互聯通信協(xie)議(yi)的(de)總體架構(gou)、協(xie)議(yi)適配器(qi)與(yu)節點、事務、信息傳送過程的(de)協(xie)議(yi)技(ji)術要求(qiu)。CIP能(neng)夠指(zhi)導(dao)使用(yong)PCIe、SRIO、DDR、AXI等(deng)現(xian)有協(xie)議(yi)及接(jie)口的(de)CPU、GPU、FPGA、DSP、NPU、ASIP等(deng)貨(huo)架處理(li)器(qi)件裸芯(xin)(die)、各類(lei)存儲器(qi)裸芯(xin),以(yi)及未來(lai)設計含CIP所(suo)規(gui)范的(de)裸芯(xin)搭建(jian)起(qi)來(lai)的(de)多裸芯(xin)/芯(xin)粒系(xi)統的(de)設計、驗證、封裝(zhuang)、測試等(deng)。

目前國內與Chiplet相關的(de)《芯粒(li)互聯接口標準》和《小(xiao)芯片接口總(zong)線技(ji)術(shu)要求(qiu)》兩(liang)個(ge)協議,都是(shi)接口協議,注(zhu)重解(jie)決芯粒(li)間(jian)點對(dui)點傳(chuan)輸(shu)數(shu)據的(de)問題。而CIP協議是(shi)通(tong)信協議,目的(de)是(shi)解(jie)決多芯粒(li)之(zhi)間(jian)互聯和信息交互過程的(de)問題。

同(tong)時(shi),中國(guo)電科58所還聯(lian)合電子科技大學等(deng)單位研制了用(yong)于異構(gou)芯(xin)粒(li)橋接(jie)互聯(lian)的(de)(de)芯(xin)粒(li)“賽(sai)柏(bo)1號”。“賽(sai)柏(bo)1號”具(ju)備多個(ge)適配轉換接(jie)口,可以支(zhi)持(chi)具(ju)備PCIe、SRIO、DDR、AXI等(deng)標準接(jie)口的(de)(de)芯(xin)粒(li)或裸芯(xin)通過適配器構(gou)成(cheng)參與(yu)通信的(de)(de)節(jie)點(dian)。可以說“賽(sai)柏(bo)1號”就是CIP的(de)(de)物(wu)理(li)載(zai)體,也是CIP協議的(de)(de)一種物(wu)理(li)實現形式(shi)。

為了讓大家進一步了解CIP協議,2月1日19:30,「Chiplet技術公開課」第8講將開講,由CIP協議的主要起草人之一,電子科技大學長三角研究院(湖州)集成電路與系統研究中心副主任黃樂天教授主講,主題為《芯粒間互聯通信協議——CIP》。

在此次公開課上,黃樂天(tian)教(jiao)授首先會介紹(shao)Chiplet技術的(de)發展背景,并(bing)對現有的(de)國內(nei)外(wai)Chiplet協議差異(yi)進行分析。之后,黃樂天(tian)教(jiao)授將重點解(jie)讀(du)CIP協議內(nei)容,并(bing)深入講解(jie)CIP載體“賽柏(bo)1號”芯(xin)粒的(de)特性。

黃樂天教授:芯粒間互聯通信協議——CIP|Chiplet技術公開課預告

公開課內容

主題:芯粒間互聯通信協議——CIP
提綱:
1、Chiplet技術發展背景
2、現有國內外Chiplet協議標準分析
3、CIP協議內容解讀
4、CIP的載體——“賽柏1號”芯粒(li)

主講人

黃樂天,電子科技大學長三角研究院(湖州)集成電路與系統研究中心副主任,2006年、2009年、2016年分別(bie)于(yu)電(dian)(dian)子(zi)科(ke)技(ji)大學(xue)通信(xin)與(yu)信(xin)息系(xi)統(tong)專業獲(huo)得(de)學(xue)士、碩(shuo)士和博(bo)士學(xue)位。于(yu)2009年留(liu)校參加(jia)工(gong)作(zuo),歷(li)任(ren)電(dian)(dian)子(zi)科(ke)技(ji)大學(xue)助教、講師(shi)(shi)、副教授等。主(zhu)要研(yan)(yan)究(jiu)方向(xiang)為(wei)計(ji)算機(ji)(ji)系(xi)統(tong)架構與(yu)系(xi)統(tong)級芯(xin)片(pian)設(she)計(ji),已(yi)在(zai)IEEE Transactions on Computers (CCF A 類期(qi)刊)等高(gao)水(shui)平(ping)期(qi)刊和CODE+ISSS、FCCM、ASPDAC、ISCAS等會(hui)議(yi)上(shang)發表高(gao)水(shui)平(ping)論文50 余(yu)篇,申請(qing)專利11項,出(chu)版學(xue)術著作(zuo)1部(bu)。參加(jia)工(gong)作(zuo)以來主(zhu)持和參與(yu)過多(duo)個國(guo)家級和省部(bu)級重點科(ke)研(yan)(yan)項目。曾榮獲(huo)Altera公(gong)司(現Intel?PSG)金牌(pai)培訓師(shi)(shi)、 第(di)七、第(di)八(ba)、第(di)十二(er)屆研(yan)(yan)究(jiu)生電(dian)(dian)子(zi)設(she)計(ji)大賽(sai)優(you)秀指導教師(shi)(shi)、第(di)六屆中國(guo)研(yan)(yan)究(jiu)創(chuang)“芯(xin)”大賽(sai)優(you)秀指導教師(shi)(shi)、電(dian)(dian)子(zi)科(ke)大網絡名師(shi)(shi)等稱號,先后擔任(ren)過多(duo)個國(guo)際會(hui)議(yi)的(de)主(zhu)席(xi)(xi)、技(ji)術委員會(hui)主(zhu)席(xi)(xi)等職務。現擔任(ren)IEEE電(dian)(dian)子(zi)設(she)計(ji)自動化學(xue)會(hui)成(cheng)都分會(hui)主(zhu)席(xi)(xi)(IEEE CEDA Chapter Chair)、西南地區高(gao)校電(dian)(dian)子(zi)線路(lu)與(yu)電(dian)(dian)子(zi)技(ji)術研(yan)(yan)究(jiu)會(hui)理事、中國(guo)計(ji)算機(ji)(ji)學(xue)會(hui)(CCF) 嵌入式系(xi)統(tong)專業委員會(hui)委員、中國(guo)計(ji)算機(ji)(ji)學(xue)會(hui)(CCF)集成(cheng)電(dian)(dian)路(lu)設(she)計(ji)專業組委員等學(xue)術職務。

課程信息

直播時間:2月1日19:30
直播地點:智猩猩直播間