
隨(sui)著數據中心算力需求的(de)爆炸(zha)式增長(chang)以及對算力自主可控要求的(de)日益提(ti)高,處理(li)器架構的(de)多元化和開放化已(yi)成(cheng)為產業發(fa)展的(de)關鍵趨(qu)勢。
在此(ci)背(bei)景下,RISC-V憑借其開放的(de)指令集架(jia)構和(he)模塊化設(she)計(ji)特性(xing),正從嵌入式領(ling)域(yu)快(kuai)速(su)向高性(xing)能(neng)計(ji)算(suan)及數據中(zhong)心(xin)服務器領(ling)域(yu)拓展, 為構建更靈活、更具性(xing)價(jia)比的(de)數據中(zhong)心(xin)算(suan)力底座提供(gong)了全新的(de)可能(neng)。
然而,數(shu)據(ju)中心對處理器(qi)的性能、可靠性和生態成(cheng)熟度(du)要求極高(gao)。RISC-V想要在(zai) x86主導的數(shu)據(ju)中心市場占據(ju)一(yi)席之地, 仍需(xu)在(zai)性能、能效比、軟件(jian)適配、工具鏈成(cheng)熟度(du)以及規模(mo)化(hua)應用等多個維度(du)取得(de)實質性突破,可謂挑(tiao)戰重(zhong)重(zhong)。如何(he)克服這些(xie)挑(tiao)戰,是RISC-V生態參與者共同面臨(lin)的課題。
今年3月底,睿思(si)芯科推(tui)出了中國(guo)首款全自研的(de)高性(xing)(xing)能RISC-V服務(wu)器(qi)芯片—— “靈羽處理(li)器(qi)”。 該芯片采用創新的(de)32核(he)(he)CPU + 8核(he)(he)LPU雙(shuang)核(he)(he)架構, 基于(yu)全自研的(de)CPU核(he)(he)心IP與片上網絡IP, 實(shi)現(xian)了先進亂序執行、高速數據通路與Mesh互聯結(jie)構,在算力、能效和(he)接口(kou)配置等(deng)方面均達到國(guo)際(ji)主流水平(ping),能夠滿足高性(xing)(xing)能計算、全閃存(cun)儲(chu)與開(kai)源大語言模型等(deng)應(ying)用場景的(de)需求。
8月18日19點,智猩猩公開課RISC-V系列第14期將開講,主題為《RISC-V技術在數據中心服務器領域的一些探索》,由睿思芯科高級應用工程師李明主講。
本次(ci)公開課(ke)中(zhong),李明老師將首(shou)先介紹RISC-V在數據中(zhong)心(xin)服務器市場的(de)(de)機遇與核心(xin)挑(tiao)戰(zhan);隨(sui)后從功能特性與架構設計思路兩個維度,系統(tong)講解(jie)睿思芯科靈羽處(chu)(chu)理器,并闡述其應用生態的(de)(de)構建進(jin)展;最后還(huan)將分享靈羽處(chu)(chu)理器未來的(de)(de)技術(shu)演進(jin)方向。
公開課內容
主題:RISC-V技術在數據中心服務器領域的一些探索
提綱:
1、RISC-V在數據中心的機遇與挑戰
2、靈羽處理器的功能特性和架構設計思路
3、靈羽處理器的應用生態構建
4、未來功能增強的展望(wang)
主講人
李(li)明(ming),睿(rui)思芯(xin)科高級(ji)應用工(gong)程師,畢業于南京航空(kong)航天大學,曾任職于Intel、Mindspeed等(deng)頭部(bu)芯(xin)片(pian)(pian)企業,參與過多款CPU芯(xin)片(pian)(pian)產品的(de)應用部(bu)署,在芯(xin)片(pian)(pian)測試驗證、系(xi)統(tong)集成、性(xing)能優化及故障分析等(deng)方面擁有(you)豐(feng)富的(de)實(shi)戰經(jing)驗。
直播時間
8月18日(ri)19:00